Darmowa dostawa z usługą Inpost oraz Orlen od 299.00 zł
InPost 13.99 DPD 25.99 Paczkomat 13.99 ORLEN Paczka 10.99 Poczta Polska 18.99

Design of High-Performance CMOS Voltage-Controlled Oscillators

Język AngielskiAngielski
Książka Twarda
Książka Design of High-Performance CMOS Voltage-Controlled Oscillators Liang Dai
Kod Libristo: 01417853
Wydawnictwo Springer, Berlin, listopad 2001
Design of High-Performance CMOS Voltage-Controlled Oscillators presents a phase noise modeling frame... Cały opis
? points 446 b
764.76
Dostępna u dostawcy w małych ilościach Wysyłamy za 10-14 dni

30 dni na zwrot towaru


Mogłoby Cię także zainteresować


TOP
Devil Colony James Rollins / Miękka
common.buy 36.19
LA VECINA DE AL LADO+CD Dolores Villa Vazquez / Miękka
common.buy 35.48
Charge of the Light Brigade Mark Connelly / Miękka
common.buy 127.79
Phloem Gary A. Thompson / Twarda
common.buy 1 003.06
Man of Many Minds E Everett Evans / Twarda
common.buy 125.37
90 Minuten Sudamerika Mark Scheppert / Miękka
common.buy 82.04
Prokaryotes Edward F. DeLong / Twarda
common.buy 2 204.11
Genderlinguistik Susanne Günthner / Twarda
common.buy 677.99
Sport Brands Patrick Bouchet / Miękka
common.buy 300.03
Agent 327 - Ein Ball für Zwei! Martin Lodewijk / Twarda
common.buy 52.58
Il giorno prima della felicita Erri De Luca / Miękka
common.buy 45.24
EDUCAR, PER A QUÈ? JOAN BAUDES / Miękka
common.buy 69.57
Hack and Whack Francesca Simon k / Miękka
common.buy 33.57

Design of High-Performance CMOS Voltage-Controlled Oscillators presents a phase noise modeling framework for CMOS ring oscillators. The analysis considers both linear and nonlinear operation. It indicates that fast rail-to-rail switching has to be achieved to minimize phase noise. Additionally, in conventional design the flicker noise in the bias circuit can potentially dominate the phase noise at low offset frequencies. Therefore, for narrow bandwidth PLLs, noise up conversion for the bias circuits should be minimized. We define the effective Q factor (Qeff) for ring oscillators and predict its increase for CMOS processes with smaller feature sizes. Our phase noise analysis is validated via simulation and measurement results.The digital switching noise coupled through the power supply and substrate is usually the dominant source of clock jitter. Improving the supply and substrate noise immunity of a PLL is a challenging job in hostile environments such as a microprocessor chip where millions of digital gates are present.

Podaruj tę książkę jeszcze dziś
To łatwe
1 Dodaj książkę do koszyka i wybierz „dostarczyć jako prezent” 2 W odpowiedzi wyślemy Ci bon 3 Książka dotrze na adres obdarowanego

Logowanie

Zaloguj się do swojego konta. Nie masz jeszcze konta Libristo? Utwórz je teraz!

 
obowiązkowe
obowiązkowe

Nie masz konta? Zyskaj korzyści konta Libristo!

Dzięki kontu Libristo będziesz mieć wszystko pod kontrolą.

Utwórz konto Libristo