Darmowa dostawa z usługą Inpost oraz Orlen od 299.00 zł
InPost 13.99 DPD 25.99 Paczkomat 13.99 ORLEN Paczka 10.99 Poczta Polska 18.99

Interaction of Compilation Technology and Computer Architecture

Język AngielskiAngielski
Książka Miękka
Książka Interaction of Compilation Technology and Computer Architecture Peter L. Bird
Kod Libristo: 06796564
Wydawnictwo Springer-Verlag New York Inc., październik 2012
In brief summary, the following results were presented in this work: A linear time approach was deve... Cały opis
? points 304 b
516.10
Dostępna u dostawcy w małych ilościach Wysyłamy za 13-16 dni

30 dni na zwrot towaru


Mogłoby Cię także zainteresować


Freie Mitarbeit in Den Medien Stefan Bösel / Miękka
common.buy 284.76
Asia-Pacific regional MDG report 2011/12 United Nations: Economic and Social Commission for Asia and the Pacific / Miękka
common.buy 110.77
Building Team Spirit Pb Barry Heermann / Miękka
common.buy 182.46
Reclaiming Prosperity Todd Schafer / Miękka
common.buy 190.64
Gypsies of Yetholm William Brockie / Miękka
common.buy 129.14
Alan Menken Songbook Menken Alan / Miękka
common.buy 126.22
Korrespondenzbausteine Spanisch Ulrich Schoenwald / Miękka
common.buy 284.76
Living as Equals Phyllis Palmer / Miękka
common.buy 212.57
Moslem Doctrine of God and The Moslem Christ Samuel Marinus Zwemer / Miękka
common.buy 77.96

In brief summary, the following results were presented in this work: A linear time approach was developed to find register requirements for any specified CS schedule or filled MRT. An algorithm was developed for finding register requirements for any kernel that has a dependence graph that is acyclic and has no data reuse on machines with depth independent instruction templates. We presented an efficient method of estimating register requirements as a function of pipeline depth. We developed a technique for efficiently finding bounds on register require ments as a function of pipeline depth. Presented experimental data to verify these new techniques. discussed some interesting design points for register file size on a number of different architectures. REFERENCES [1] Robert P. Colwell, Robert P. Nix, John J O'Donnell, David B Papworth, and Paul K. Rodman. A VLIW Architecture for a Trace Scheduling Com piler. In Architectural Support for Programming Languages and Operating Systems, pages 180-192, 1982. [2] C. Eisenbeis, W. Jalby, and A. Lichnewsky. Compile-Time Optimization of Memory and Register Usage on the Cray-2. In Proceedings of the Second Workshop on Languages and Compilers, Urbana l/inois, August 1989. [3] C. Eisenbeis, William Jalby, and Alain Lichnewsky. Squeezing More CPU Performance Out of a Cray-2 by Vector Block Scheduling. In Proceedings of Supercomputing '88, pages 237-246, 1988. [4] Michael J. Flynn. Very High-Speed Computing Systems. Proceedings of the IEEE, 54:1901-1909, December 1966.

Podaruj tę książkę jeszcze dziś
To łatwe
1 Dodaj książkę do koszyka i wybierz „dostarczyć jako prezent” 2 W odpowiedzi wyślemy Ci bon 3 Książka dotrze na adres obdarowanego

Logowanie

Zaloguj się do swojego konta. Nie masz jeszcze konta Libristo? Utwórz je teraz!

 
obowiązkowe
obowiązkowe

Nie masz konta? Zyskaj korzyści konta Libristo!

Dzięki kontu Libristo będziesz mieć wszystko pod kontrolą.

Utwórz konto Libristo